Fernando Pardo; Jose A. Boluda (2011). VHDL: Lenguaje para síntesis y modelado de circuitos. Tercera Edición Iberoamericana . (pp. 1 - 308) .
Pardo F.; Boluda J. A.; Benavent X.; Domingo J.; Sosa J. C. (2005). Circle detection and tracking speed-up based on change-driven image processing ICGST International Conference on Graphics, Vision and Image Processing. . (pp. 1 - 6) .
Boluda J. A.; Pardo F.; (2005). La enseñanza de Periféricos con VHDL y lógica programable V Jornadas de Computación Reconfigurable y Aplicaciones . (pp. 383 - 386) .
Boluda J. A.; Pardo F. (2004). Tecnología y diseño de sistemas digitales . (pp. 1 - 182) .
Boluda J. A.; Pardo F.; (2004). Space-Variant image processing: Taking advantage of data reduction and polar coordinates SPIE's International Technical Group Newsletter. Special Issue on Smart Image Acquisition Processing. . Volumen. 14 . Número. 1 . (pp. 10 - 12) .
Pardo F.; Boluda J. A.; (2004). SimuRed: Un simulador de redes de multicomputadores interactivo y visual Computación de Altas Prestaciones. XV Jornadas de Paralelismo. . (pp. 351 - 355) .
Sosa J. C.; Pardo F.; Boluda J. A.; Gómez R.; (2004). Desarrollo de una interfaz PCI para un sistema de visión en una FPGA FPGAs: Computación y Aplicaciones . (pp. 531 - 540) .
Sosa J. C.; Gómez R.; Pardo F.; Boluda J.A.; (2004). Vision log-polar basada en una FPGA y el bus PCI para aplicaciones en tiempo-real Encuentro Internacional de Ciencias de la Computación. Congreso Internacional de Cómputo Reconfigurable y FPGAs. . (pp. 210 - 219) .
Pardo F.; Boluda J. A.; (2003). VHDL: Lenguaje para síntesis y modelado de circuitos. 2ª Edición actualizada . (pp. 1 - 251) .
Pardo F.; Boluda J. A.; Sosa J. C. (2003). A log-polar image processing system on a chip Proceedings of the XVIII Conference on Design of Circuits and Integrated Systems. . (pp. 449 - 454) .
Pardo F.; Boluda J. A.; (2003). Tarjeta de desarrollo para el laboratorio de microcontroladores PIC XIV Jornadas de Paralelismo . (pp. 287 - 296) .
Pardo F.; Boluda J. A.; Sosa J. C. (2003). Transformación Log-Polar en FPGAs Utilizando CORDIC Computación reconfigurable & FPGAS . (pp. 99 - 106) .
Sosa J. C.; Pardo F.; Boluda J. A.; (2003). Implementación de un control neuronal en una FPGA y su comparación con otras técnicas de control Computación reconfigurable & FPGAS . (pp. 309 - 316) .
Pardo F.; Boluda J.A.; de Ves E.; (2002). Development Board for the Microcontroller Lab TELEC'02 International Conference . (pp. 1 - 4) .
de Ves E.; Pardo F.; Boluda J.A.; (2002). High-speed movement analysis from log-polar images using dynamic feature extraction and correlation TELEC'02 International Conference . (pp. 1 - 4) .
Boluda J.A.; Pardo F.; de Ves E.; (2002). Estimating Time-to-impact Data with an Autonomous Vehicle Portable Pipelined Architecture TELEC'02 International Conference . (pp. 1 - 4) .
Martínez R. J.; Boluda J. A.; Pérez J. J. (2001). Estructura de Computadores y Periféricos . (pp. 1 - 374) .
Coma I; Pardo F.; Boluda J.A.; Mico F.; (2001). Virtual-reality environment for 3D scene recosntruction from time to impact lof-polar images SERVICEROB Proceedings . (pp. 75 - 80) .
Boluda J. A.; Pardo F.; Micó F.; (2001). Arquitecturas reconfigurables de procesamiento de imágenes para la navegación de robots autónomos I Jornadas de Computación Reconfigurable y Aplicaciones. . (pp. 166 - 173) .
Martínez R. J.; Boluda J. A.; Pérez J. J. (2001). Estructura de Computadores y Periféricos . (pp. 1 - 374) .
Pardo F.; Llorens I.; Micó F.; Boluda J. A. (2000). Space variant vision and pipelined architecture for time to impact computation Proceedings of the International Workshop on Computer Architectures for Machine Perception . (pp. 122 - 126) .
Boluda J. A.; Domingo J.; Pardo F.; Pelechano J. (2000). FPGA implementation of a log-polar motion detection algorithm Intelligent Autonomous Systems 6 . (pp. 851 - 858) .
Pardo F.; Boluda J. A.; (2000). VHDL: Lenguaje para síntesis y modelado de circuitos . (pp. 1 - 238) .
Pardo F.; Boluda J. A.; (1999). VHDL: Lenguaje para síntesis y modelado de circuitos . (pp. 1 - 238) .
Boluda J. A.; Pardo F.; Blasco F.; (1999). A scalable reconfigurable FPGA based architecture for robotic navigation Proceedings of XIV Design of Circuits and Integrated Systems Conference . (pp. 831 - 836) .
Blasco F.; Pardo F.; Boluda J. A.; (1999). A FPGA based PCI bus interface for a real-time log-polar image processing system Proceedings of XIV Design of Circuits and Integrated Systems Conference . (pp. 379 - 384) .
Boluda J. A.; Pardo F.; Pelechano J.; (1998). Reconfigurable architectures for machine perception. An approach for autonomous vehicle navigation Workshop on European Scientific and Industrial Collaboration on promoting Adavanced Technologies in Manufacturing . (pp. 359 - 363) .
Blasco F.; Pardo F.; Boluda J. A.; (1998). Sistema de adquisición de imágenes log-polares con alta velocidad basada en bus PCI XIX Jornadas de Automática . (pp. 277 - 280) .
Boluda J. A.; Pardo F.; Blasco F.; Pelechano J.; (1998). Una arquitectura segmentada para el cálculo del tiempo al impacto con visión log-polar XIX Jornadas de Automática . (pp. 281 - 285) .
Boluda J. A.; Domingo J.; Pardo F.; Pelechano J. (1997). Motion detection independent of the camera movement with a log-polar sensor Proceedings of the 13th International Conference in Digital Signal Processing . Volumen. 2 . (pp. 809 - 812) .
Pardo F.; Boluda J. A.; (1997). Cámaras CMOS y Visión Foveal Seminario Anual de Automática, Electrónica Industrial e Instrumentación. . (pp. 316 - 321) .
Boluda J. A.; Pardo F.; Kayser T.; Pérez J. J.; Pelechano J. (1996). A new foveated space-variant camera for robotic applications Proceedings of the Third IEEE International Conference on Electronics, Circuits and Systems. . Volumen. 2 . (pp. 680 - 683) .
Pardo F.; Boluda J. A.; Pérez J. J.; Dierickx B.; Scheffer D. (1996). Design issues on CMOS space-variant image sensors Advance Focal Plane Arrays and Electronic Cameras . Volumen. 2950 . (pp. 98 - 107) .
Pardo F.; Boluda J. A.; Pérez J. J.; Felici S.; Dierickx B.; Scheffer D. (1996). Response properties of a foveated space-variant CMOS image sensor Proceedings of the 1996 IEEE International Symposium on Circuits and Systems. . Volumen. 1 . (pp. 373 - 376) .
Pardo F.; Boluda J. A.; Pérez J. J.; Felici S,; Dierickx B. (1996). Design of a foveated log-polar image sensor using standard CMOS technology Proceedings of the XI Conference on Design of Integrated Circuits and Systems . (pp. 49 - 54) .
Boluda J. A.; Pérez J. J.; Felici S,; de Ves E.; Pardo F.; (1996). Proyecto Puente de Lavado: una experiencia de diseño en el marco de colaboración Universidad-Industria Segundo Workshop Iberchip . (pp. 69 - 77) .
Boluda J. A.; Pérez J. J.; Felici S,; de Ves E.; Pardo F.; Pelaez S.; Insenser J. M.; (1996). A custom communications system for I/O control in industrial applications Proceedings of the XI Conference on Design of Integrated Circuits and Systems . (pp. 76 - 78) .
Boluda J. A.; Pardo F.; Pérez J. J.; Domingo J.; Pelechano J. (1996). Seguimiento de objetos mediante una cámara log-polar y visión foveal XVII Jornadas de Automática. . (pp. 79 - 84) .
Martínez R. J.; Pérez C.; Fabregat G.; Boluda J. A.; Pardo F.; (1995). DPU: a FB+ based fault-tolerant system Proceedings of Open Bus System 1995: OBS'95. . (pp. 229 - 236) .
Pardo F.; Vegara F.; Boluda J. A.; Felici S.; (1995). Sensores CMOS para robótica e industria: Sensor retínico espacio variante y visión activa IV Congreso de la Asociación Española de Robótica y Automatización Tecnologías de la Producción . (pp. 101 - 106) .