Logo de la Universdad de Valencia Logo Escuela Técnica Superior de Ingeniería Logo del portal

Seminario Cypress Semiconductor ETSE-UV

  • 1 marzo de 2012
Image de la noticia

El próximo lunes día 5 de Marzo a partir de las 11:30 horas en el Aula 0.2.4 de la ETSE-UV, Patrick Kane (Director de Relaciones con Universidades de Cypress USA, http://www.cypress.com/?id=2315) y el Ingeniero de Cypress España, José Manuel Gil, ofrecerán un Seminario Técnico sobre los dispositivos PSoC1, PSoC3 y PSoC5.

El próximo lunes día 5 de Marzo a partir de las 11:30 horas en el Aula 0.2.4 de la ETSE-UV, Patrick Kane (Director de Relaciones con Universidades de Cypress USA, http://www.cypress.com/?id=2315) y el Ingeniero de Cypress España, José Manuel Gil, ofrecerán un Seminario Técnico sobre los dispositivos PSoC1, PSoC3 y PSoC5.

Únicos que integran microprocesadores de 8 ó 32 bit (ARMCortex-M3), parte analógica programable de alta precisión (ADCs de 20 bits...), parte digital configurable (DMAs, FIFOs, máquinas de estados, PLDs…) y capacidad para asignar libremente todos los pines.

Son dispositivos que están presentes en iPads, medidores portátiles de Glucosa... El desarrollo se realiza en el entorno gráfico gratuito PSoC Creator, que integra el compilador correspondiente de Keil, http://www.cypress.com/?id=2494.

La agenda prevista es:

• Introducción del seminario y los ponentes.

• Sistemas Integrados Programables basados en micros. Familias PSoC1,PSoC3 y PSoC5.

• PSoC3/5 - Diferencias con respecto PSoC1. Ventajas. Diagrama de bloques.

• PSoC Creator - Presentación general del entorno de trabajo. Facilidad de uso.

• Proyectos significativos basados en PSoC1/3/5. Demostraciones prácticas.

• Preguntas finales.

Para confirmar la asistencia se ruega enviar correo a Jose.Torres@uv.es