Disseny microelectrónico digital avançat (D1) |
TEORIA (15h)-Disseny Digital amb System Verilog (8h)-Codificació de dissenys per a síntesis. (2h)-Codificació de Màquines d'Estat Finites. (1h)-Generació, processament i distribució de rellotges i resets (1.5h)-Sincronització de dades entre dominis de rellotge i dominis de reset (1.5h)-Disseny de Baix Consum amb #UPF. Clock Gating, Power Gating, DVFS. (2h) -Implementació Digital VLSI (7h)-Introducció al Flux d'Implementació Digital (0.5h)-Biblioteca de Cel·les Digitals en Processos de -Fabricació Avançats (0.5)-Definició de Restriccions Temporals (1h)-Síntesis (1h)-Disseny per a Test (1h)-Emplaçament i Rutado (1h)-Anàlisi Temporal Estàtica (1h)-Anàlisi de Consum (1h)LABORATORI (15h)-Projecte practique 1: Disseny RTL (Verilog) (7h)-Codificació de dissenys per a síntesis-Codificació de Màquines d'Estat Finites-Generació, processament i distribució de rellotges i resets -Sincronització de dades entre dominis de rellotge i dominis de reset-Projecte practique 2: implementació (6h)-Síntesi-Disseny per a Test -Emplaçament i Rutado-Projecte practique 3: anàlisi (2h)-Anàlisi Temporal Estàtica-Anàlisi de Consum |
|
Processament digital de senyal en dissenys VLSI (D2) |
TEORIA (18h)Tema 1: Introducció a funcions principals d'un sistema de comunicacionsTema 2: Adquisició de dadesTema 3: QuantificacióTema 4: Filtres, interpoladors/diezmadoresTema 5: Modulació/DemodulaciónTema 6: Optimització de Velocitat, Àrea i Consum LABORATORI (12h)Laboratori 1: Arquitectura d'un filtre FIRLaboratori 2: Implementació d'un filtre FIRLaboratori 3: Simulació d'un filtre FIR |
|
Sistemes digitals integrats. MCU embeguts (D3) |
TEORIA (18h)Tema 1: Introducció (2h) - Diferències entre uC/Cpu/Core - Principals fabricants de #CPU del mercat - Aprofundir en la introducció del ARM M4-Cortex com Core de Referència per al curs-Tema 2: Cortex-M4 core (4h) - Característiques del core - Model de memòria - Registres de proposito general - Stacks - Nivells d'accés i maneres de programació - Excepcions - Vector table - Fault handling - Instrumentation Trace Macrocell (ITM) - AHB Access Port (AHB-#AP) - Bus Matrix-Tema 3: Perifericos del ARM M4-Cortex (4h) - Nested Vectored Interrupt Controller (NVIC) - System Controll Block - System timer - Memory Protection Unit (MPU) - Floating-point unit-Tema 4: Eines per a programar un ARM M4-Cortex (3h) - Procés de compilacion - Toolchain - Makefile - Startup file - Linker script-Tema 5: Integració d'una #CPU en diferents microcontroladors (2h) - ARM M4 per stm32f4 i texas - ARM M0 per rasberry pic i stm32m0 - Altres exemples...-Tema 6: Interaccion del ARM M4-Cortex amb els màsters i esclaus del Stm32F4 (3h) - Arquitectura del sistem d'un Stm32F4 - Organizacion de la memòria - Mapa de memòriaLABORATORI (12h)-LAB1: Interacció amb els registres de proposito general i de les configuracions basicas-LAB2: Canvis de context per a Irq i Excepcions Vs Interacció funciones caller/callee -LAB3: Creació d'un Scheduler-LAB4: Creació Startup file + linker script-LAB5: Migrar tot el realitzat fins ara a la toolchain creant un makefile-LAB6: Analisis de consum de memòria |
|
Projecte industrial en microelectrònica |
Els continguts del "Projecte Industrial en Microelectrònica" seran diferents depenent dels objectius concrets del projecte a realitzar. Poden ser objecte de tema d'aquells que siguen propis dels estudis del títol. En particular, es podran projectar tota classe de sistemes i dispositius microelectrónicos per quants procediments permeta realitzar l'enginyeria actual. També podrà ser objecte del Projecte Industrial en Microelectrònica els treballs de recerca i desenvolupament, i el modelatge teòric o numèric dels dispositius, circuits o sistemes microelectrónicos. Es podran considerar així mateix els estudis relacionats amb els continguts del títol relatius a equips, fàbriques, instal·lacions, serveis o la seua planificació, gestió o explotació. |
|